Evaluación en hardware de los algoritmos split-radix para la implementación de la IFFT

Contenido principal del artículo

Pedro Correa
Pablo Aníbal Lupera Morillo
Ricardo Xavier Llugsi Cañar

Resumen

El objetivo de este trabajo fue identificar experimentalmente en hardware, el algoritmo que presentó el mejor desempeño para el cálculo de la IFFT de un símbolo OFDM del estándar ISDBT-b. Para esto, se describen los algoritmos Split-radix simétrico y asimétrico y se desarrolla toda su implementación en hardware. Los resultados de las pruebas incorporan también otros algoritmos conocidos como radix-2 lite, radix-2, radix-4 y pipelined. La evaluación comparativa del rendimiento de los algoritmos se realizó considerando los siguientes parámetros: la Relación Señal a Ruido de Cuantificación (SQNR), tiempo de procesamiento y la cantidad de recursos utilizados de la tarjeta Virtex-5 XUPV5-LX110T. Del análisis se obtiene que el algoritmo que presenta el mejor desempeño depende del parámetro analizado.

##plugins.themes.bootstrap3.displayStats.downloads##

##plugins.themes.bootstrap3.displayStats.noStats##

Detalles del artículo

Sección

ARTÍCULOS TÉCNICOS

Cómo citar

Evaluación en hardware de los algoritmos split-radix para la implementación de la IFFT. (2018). MASKAY, 8(1), 20-26. https://doi.org/10.24133/maskay.v8i1.564

Artículos similares

También puede Iniciar una búsqueda de similitud avanzada para este artículo.

Artículos más leídos del mismo autor/a